1、数字逻辑复习资料答案一、判断题:下面描述正确的打 ,错误的打1、TTL 器件比 CMOS 器件功耗小 2、3 线8 线译码器 74138 有 8 个数据输入端,3 个数据输出端 3、7 段显示译码器是唯一地址译码器 4、数据分配器是单输入多输出通道器件 5、数据选择器具有多个数据输入通道 6、74LS151 是 8 选 1 数据选择器,也可用它来实现逻辑函数 7、卡诺图可用来化简任意个变量的逻辑表达式 8、只要输入信号同时变化,就可消除竞争冒险 9、三态门表示有三种输出状态 10、集电极开路门可用于线与,但必须接上拉电阻 11、为了表示 104 个信息,需 7 位二进制编码 12、BCD 码能
2、表示 0 至 15 之间的任意整数 13、余 3 码是有权码 14、2421 码是无权码 15、二值数字逻辑中变量只能取值 0 和 1,且表示数的大小 16、计算机主机与鼠标是并行通信 17、计算机主机与键盘是串行通信 18、占空比等于脉冲宽度除于周期 19、上升时间和下降时间越长,器件速度越慢 20、卡诺图可用来化简任意个变量的逻辑表达式 21、为了增加以下电路的暂稳态时间,可采取方法(1)加大 Rd() ;(2)减小 R() ;(3)加大 C() ;(4)增加输入触发脉冲的宽度() ;(5)减小 Cd( ) ;( 6)减小 Rd() ;(7)增大 Cd( ) ;(8)减小输入触发脉冲的宽度
3、() 。二、写出图中电路的逻辑函数表达式。1、F=A B 2、F=CDAB三、选择题:(多选题,多选或少选不得分)四、填空题(每空 1 分,共 20 分)1、寄存器中,与触发器相配合的控制电路通常由 门电路 (选择提示:门电路、触发器、晶体二极管)构成。 2、一个五位的二进制加法计数器,由 00000 状态开始,问经过 75 个输入脉冲后,此计数器的状态为_01011_。(2*5=32 , 232=64, 75 64 11)3、一个触发器可表示_1_位二进制码,三个触发器串接起来,可表示_3_ 位二进制数。 4、欲表示十进制的十个数码,需要_4_个触发器。5、RS _触发器存在输入约束条件,
4、主从 JK 触发器会出现一次翻转现象。6、负跳沿触发翻转的主从 JK 触发器的输入信号应该在 CP 为_ 低电平 _时加入,在 CP 为_ 高电平 _时输入信号要求稳定不变。7、四位移位寄存器可以寄存四位数码,若将这些数码全部从串行输出端输出, 需经过_3_个时钟周期。8、正跳沿触发翻转的 D 触发器的输入信号在 CP 上升沿 前一瞬间加入。9、T 触发器是由_JK _触发器的数据输入端短接而成。10、由与非门组成的基本 RS 触发器当输入 R=0,S=0 时,同向输出端 Q_1_,反向输出端 _1_,当_R 和 S 同时由 0 变 1_时,输出Q不定状态。11、触发器的脉冲工作特性是指对_
5、输入信号 _和_ 时钟脉冲 _的要求。13、有一个集成电路,手册上规定 OLmax=0.4, ILmax=0.8, OHmin= 2.4, IHmin=2。则差值 ILmax - OLma=_0 .4_,称为低电平噪声容限_; OHmin - IHmin =_0.4_,称为 _高电平噪声容限_。14、码表示的十进制数为_6_。 15、个变量,共有_2 n_个最小项,_2 n_个最大项。16、逻辑函数的四种表示方法是_逻辑表达式_、_卡诺图_、_真值表_、_逻辑符号_。17、工作在开关状态下的晶体三极管相当于一个由_基极_控制的无触点开关。 晶体三极管截止时相当开关_断开_,饱和时相当于开关_导
6、通_。18、 (0101.0110) 2( 5.6 ) 16( 5.375 ) 10;19、 的最简与或表达式是( DCABDCAB DA) ;20、当输入端的状态不一定相同时,具有推拉式输出级的 TTL 电路的输出端(不可以 )并联使用,漏极开路输出的 CMOS 门的输出端( 可以 )并联使用;21、RS 触发器的特性方程是( ) ;NNQRS122、EPROM 的中文意思是( 可擦除的可编程只读存储器 ) ;23、图示电路中 Y1 和 Y2 的逻辑函数最简与或表达式是 Y1( ) ,CBAY2( ) 。CBA24、图示卡诺图所表示的逻辑函数最简与或表达式为( 或 BCA) 。CBA25.B
7、CD 码的中文意思是(用二进制编码的十进制 ) 。26.扇出数是指门电路能驱动(同类门)的个数。27.3 个变量的逻辑函数最多可以包含有( 8 )个最小项。28.CMOS 器件的噪声容限比 TTL 器件的噪声容限( 大 ) 。29.当门电路器件输出低电平电流大于 IOL时,其输出电平将( 高于 )V OL。30.N 位循环移位寄存器最多能表示( N )个不同的状态。31.一个 16 进制计数器初始值为 0011,经过 75 个时钟脉冲后,其计数状态为( 1110 ) 。32.并行计数器比串行计数器速度( 快 ) ,后者结构必前者( 简单 ) 。33.将与非门当作反相器使用时需要将一根输入端接输
8、入信号,其余输入端接(高电平 )。五、用 CMOS 电路实现下面的逻辑函数,画出其内部电路图 (用场效应管作为基本单元) ,要求清晰整洁。1、L= 2、L=CABBA解:六、设计一个由三人投票(只能投赞成和反对票)的表决电路,当多数人赞成时,投票通过。投赞成票约定为 0,投票通过约定为 0,只限用与非门电路,要求写出设计过程解:1、 依题意可得下面的真值表,L=0 代表投票通过;A B C L0 0 0 00 0 1 00 1 0 00 1 1 11 0 0 01 0 1 11 1 0 11 1 1 12、 由上面的真值表可得逻辑表达式为:L=AB+BC+CA+ABC=AB+BC+CA3、 将其划简为与非表达式为:L= CAB4、 依上式画出逻辑电路图如下:八、写出 SR 触发器的特性方程。 解:SR 触发器的特性方程为: ,其中: SR=0nnQRS1解:Q N+1 的表达式为:Q N+1=D= =S+ =S+ ,功能表如下:)(NQRS NRNQ