中兴通讯笔试试卷硬件类.doc

上传人:h**** 文档编号:1598323 上传时间:2019-03-07 格式:DOC 页数:8 大小:156KB
下载 相关 举报
中兴通讯笔试试卷硬件类.doc_第1页
第1页 / 共8页
中兴通讯笔试试卷硬件类.doc_第2页
第2页 / 共8页
中兴通讯笔试试卷硬件类.doc_第3页
第3页 / 共8页
中兴通讯笔试试卷硬件类.doc_第4页
第4页 / 共8页
中兴通讯笔试试卷硬件类.doc_第5页
第5页 / 共8页
点击查看更多>>
资源描述

1、 内部公开本文中的所有信息归中兴通讯股份有限公司所有,未经允许,不得外传 第 1 / 8 页中兴通讯校园招聘笔试样卷(硬 件)第一部分,选择题(每题 2 分,共 40 分)1. 8031 有多少个 8 位并行口? (A) 1 (B) 2 (C) 3 (D) 4 答案:D难度级别:基础 出处:单片机 I 级第 10 题考察的知识点:51 单片机的基本结构2. 以下哪种方式是单片机系统中常用的串行通讯方式? (A) (B) (C) - (D) HDLC 答案:C难度级别:基础 考察的知识点:51 单片机的基本通讯方式3. CPU 最小系统应包括哪些部分? (A) CPU、电源,时钟,程序存储器、2

2、32 接口 (B) CPU、电源,时钟,程序存储器、USB 接口处理(C) CPU、电源,时钟,程序存储器、数据存储器 (D) CPU、程序存储器、数据存储器,EPLD 逻辑答案:C难度级别:基础 出处:单片机 I 级第 12 题考察的知识点:计算机硬件的基本知识4. 单片机的基本操作周期和外部时钟周期的关系是什么?(A) 一个基本操作周期由 6 个外部时钟周期组成(B) 一个基本操作周期由 8 个外部时钟周期组成(C) 一个基本操作周期由 10 个外部时钟周期组成(D) 一个基本操作周期由 12 个外部时钟周期组成 答案:D难度级别:一般难度 出处:单片机 II 级第 23 题考察的知识点:

3、单片机硬件的基本知识5. 目前可编程器件通用的硬件描述语言有哪两种?(A) VHDL 和 C (B) VHDL 和 Verilog (C) AHDL 和 Verilog。 (D) C 和Verilog。 答案:B难度级别:基础 出处:FPGA I 级第 6 题内部公开本文中的所有信息归中兴通讯股份有限公司所有,未经允许,不得外传 第 2 / 8 页考察的知识点:可编程器件设计语言的基本知识6. 目前可编程器件的逻辑设计方法有哪两种? (A) 图形描述设计和 C 语言 (B) 图形描述设计和汇编语言 (C) C 语言和硬件描述语言 (D) 图形描述设计和硬件描述语言 答案:D难度级别:基础 出处

4、:FPGA I 级 第 5 题考察的知识点:可编程器件设计的基本知识7. 根据 FPGA 和 CPLD 的特点,各适用于什么情况? (A) CPLD 适逻辑较小的设计,FPGA 适用于逻辑规模较大的设计(B) CPLD 适用逻辑较大的设计,FPGA 适用于逻辑规模较小的设计 (C) CPLD 适用组合逻辑的设计,FPGA 适用于时序逻辑的设计 (D) CPLD 适用时序逻辑的设计,FPGA 适用于组合逻辑的设计 答案:A难度级别:基础 出处:FPGA I 级 第 14 题考察的知识点:可编程器件的基本知识。8. Verilog HDL 中的“”和“!”操作符号的含义是? (A) “”操作符号是

5、按位取反, “!”操作符号是逻辑非。(B) “”操作符号是逻辑非, “!”操作符号是按位取反。(C) “”操作符号是逻辑或, “!”操作符号是逻辑与。(D) “”操作符号是逻辑与, “!”操作符号是逻辑非。 答案:A难度级别:一般难度 出处:FPGA II 级 27 题考察的知识点:可编程器件设计语言的基本知识,是否用语言做过设计。9. 以下关于时序逻辑和组合逻辑,同步逻辑和异步逻辑的解释哪种是正确的? (A) 时序逻辑是依靠时钟触发的逻辑,组合逻辑是不依靠时钟触发的逻辑,同步逻辑是相关信号由同一个时钟驱动;异步逻辑是相关信号使用不同时钟驱动(B) 时序逻辑是相关信号由同一个时钟驱动的逻辑,组

6、合逻辑是不依靠时钟触发的逻辑,同步逻辑是依靠时钟触发的逻辑;异步逻辑是相关信号使用不同时钟驱动(C) 时序逻辑是不依靠时钟触发的逻辑,组合逻辑是依靠时钟触发的逻辑,同步逻辑是相关信号由同一个时钟驱动;异步逻辑是相关信号使用不同时钟驱动(D) 时序逻辑是依靠时钟触发的逻辑,组合逻辑是是相关信号使用不同时钟驱动的逻辑,同步逻辑是相关信号由同一个时钟驱动;异步逻辑是依靠时钟触发的逻辑答案:A内部公开本文中的所有信息归中兴通讯股份有限公司所有,未经允许,不得外传 第 3 / 8 页难度级别:一般难度 出处:FPGA II 第 45 题考察的知识点:数字电路的基本知识。10. 分析下面的 Verilog

7、 HDL 代码,指出 b 的数值是多少。wire 7:0 a;wire b;assign a = 8d20;assign b = (a);? (A) 1 (B) 2 (C) 3 (D) 4 答案:A难度级别:高难度 出处:FPGA III 第 30 题考察的知识点:是否熟悉可编程器件设计语言。11. 与通用微处理器相比,DSP 有什么特点?难度级别:基础 出处:DSP I 级第 9 题(A) 数据处理能力更强,控制能力更强 (B) 数据处理能力更强,控制能力较差 (C) 数据处理能力和控制能力都要差 (D) 数据处理能力差, 控制能力强 答案:B难度级别:基础 出处:DSP I 级第 9 题考

8、察的知识点:DSP 方面的基本知识。12. 根据采样定理,采样频率至少应是信号最高频率的几倍。? (A) 1 (B) 2 (C) 3 (D) 4 答案:B难度级别:基础 出处:DSP I 级第 10 题考察的知识点:DSP 方面的基本知识。13. 对于一个按帧处理的应用,帧长为 10ms,预计需要处理 10 百万条指令,那么选用处理能力为多少的 DSP 最经济(处理能力和价格成正比)实用? (A) 10MIPS (B) 100MIPS (C) 1600MIPS (D) 2400MIPS 答案:C难度级别:高难度 出处:DSP II 级第 1 题考察的知识点:DSP 设计方面的基本知识,是否使用

9、 DSP 做过设计。14. MIPS 的含义是什么? (A) MIPS 的含义为万条指令/秒 (B) MIPS 的含义为百万条指令/秒(C) MIPS 的含义为千条指令/秒 (D) MIPS 的含义为百条指令/秒 答案:B内部公开本文中的所有信息归中兴通讯股份有限公司所有,未经允许,不得外传 第 4 / 8 页难度级别:一般难度 出处:DSP II 级第 16 题考察的知识点:DSP 方面的基本知识。15. 按照 npn 或者 pnp 晶体管接地方式不同,将放大电路分为哪几类? (A) 共基级、共发射级 (B) 共基级、共发射级、共集电极 (C) 共基级、共集电极 (D) 共发射级、共集电极

10、答案:B难度级别:基础 出处:IC I 级第 2 题考察的知识点:模拟电路方面的基本知识。16. 电路输入 VI、输出 VO 的波形如图所示,实现如图功能的最简电路类型是哪种?(A) 二进制计数器 (B) 施密特触发器(C) 单稳态触发器 (D) 以上皆不是 答案:B难度级别:高难度 出处:IC I 级第 7 题考察的知识点:数字电路电路方面的知识,是否动手设计过数字电路。17. 能实现总线连接方式的门为? (A) TTL 三态门 (B) OC 门(C) TTL 与非门 (D) TTL 或非门 答案:A难度级别:一般难度 出处:IC II 级 第 8 题考察的知识点:数字电路电路方面的知识,是

11、否动手设计过数字电路。18. 由于光纤色散和衰减等限制,目前光缆最佳工作波长中心值为那两种? (A) 1310m 和 1550m (B) 1310m 和 1500m(C) 1200m 和 1550m (D) 1300m 和 1550m 答案:A难度级别:基础 出处:光通讯 I 级 第 1 题考察的知识点:光传输方面的基本知识。19. PCM 编码每秒钟采样多少次? 内部公开本文中的所有信息归中兴通讯股份有限公司所有,未经允许,不得外传 第 5 / 8 页(A) 4000 次 (B) 6000 次(C) 8000 次 (D) 10000 次 答案:C难度级别:基础 出处:光通讯 I 级 第 8

12、题考察的知识点:通信方面的基本知识。20. 单片机的 P0 口是地址和数据复用的,它与外部程序存储器的正确连接方式是? (A) 外部加锁存器将此地址数据锁存,地址锁存信号用 ALE(B) 外部加锁存器将此地址数据锁存,地址锁存信号用 PSEN(C) 外部加锁存器将此地址数据锁存,地址锁存信号用 RD(D) 外部加锁存器将此地址数据锁存,地址锁存信号用 ALE 与 PSEN 的与信号 答案:A难度级别:一般难度 出处:单片机 II 级 第 17 题考察的知识点:单片机设计方面的知识,是否动手设计过单片机电路。第二部分,判断题(每题 2 分,共 40 分)1. SDH 体系中 STM-1 对应的速

13、率是 155.52M bps(bit/s)。 答案:正确难度级别:基础 出处:光通讯 I 级 第 10 题 考察的知识点:SDH 传输的基本概念2. 有些信号特别是时钟信号,一般在输出端串一电阻,其目的是主要是使信号阻抗匹配,减少信号的反射,提高信号传输效果。 答案:正确难度级别:一般难度 出处:光通讯 II 级 第 5 题 考察的知识点:电路设计的基本常识3. DMA 是一种在传送过程中不需要 CPU 干预但需要软件介入的传送方式。 答案:错误难度级别:基础 出处:单片机 I 级 第 17 题 考察的知识点:计算机硬件的基本概念4. 单片机的工作电压一般是 5V,在任何情况下均可以与工件电压

14、为 3.3V, 2.5V 或 1.8V 的器件进行相联。 答案:错误难度级别:基础 出处:光通讯 I 级 第 19 题 考察的知识点:电路设计常识5. 为防止程序跑飞,只要有看门狗电路即可,不需程序介入。 答案:错误难度级别:基础 考察的知识点:电路设计常识6. 单片机中 mov, movx, movc 这三条语句的区别是:mov是对内部寄存器或内部RAM的寻址。movx 是对外部 RAM 的寻址语句, movc 是对外部程序存贮器的寻址语句。 答案:正确难度级别:一般 出处:单片机 II 级 第 20 题 考察的知识点:51 单片机编程的基本概念7. 当 51 系列单片机用于片外程序存储器的

15、“读”控制时,使用“RD”信号。 答案:错误难度级别:一般 出处:单片机 III 级第 18 题 考察的知识点:51 单片机电路设计的基本概念内部公开本文中的所有信息归中兴通讯股份有限公司所有,未经允许,不得外传 第 6 / 8 页8. 这个单片机阻容复位电路的复位信号是低电平有效。 答案:错误难度级别:一般难度 出处:单片机 III 级第 21 题 考察的知识点:单片机电路设计的基本概念9. 锁相环电路的基本构成是:VCO (压控振荡器) ,PD (鉴频/鉴相器) ,LF(环路滤波器) ,N (分频器) (PLL) 。 答案:正确难度级别:一般难度 出处:射频 III 级 第 17 题 考察

16、的知识点:锁相环电路的基本概念10. VHDL 语言设计的基本单元是实体说明(Entity Declaration)和构造体(Architecture body) 。 答案:正确难度级别:基础 出处:FPGAI 级 第 8 题 考察的知识点:VHDL 语言的基本知识11. VERILOG 语言中,运算符& 逻辑与, &是位与。 答案:错误难度级别:一般难度 出处:FPGAII 级 第 35 题 考察的知识点:VERILOG 语言的基本知识12. 在可编程逻辑器件中,使用异步电路可以避免器件受温度,电压,工艺的影响,易于消除电路的毛刺,使设计更可靠,单板更稳定。 答案:错误难度级别:一般难度 出

17、处:FPGAII 级 第 46 题 考察的知识点:可编程逻辑设计的基本常识13. 数字电路设计中,建立时间(setup time)是指在触发器的时钟信号上升沿到来以后,数据稳定不变的时间,保持时间(hold time)是指在触发器的时钟信号上升沿到来以前,数据稳定不变的时间。 答案:错误难度级别:一般难度 出处:FPGAIII 级 第 5 题 考察的知识点:数字电路设计基本知识14. TTL 电平输入电平标准是:最高的输入低电平是 0.8V,最低的输入高电平是 2.0V。 答案:正确难度级别:一般难度 考察的知识点:IC 器件的使用常识15. 在数字电路设计中消除毛刺的主要方法是尽量采用同步电

18、路,不使用组合逻辑做时钟和复位信号。 答案:正确难度级别:一般难度 出处:FPGAII 级 第 17 题 考察的知识点:数字电路设计基本方法16. EPLD 产品的工艺一般是基于 SRAM 的,FPGA 产品是基于 EPROM 的。 答案:错误难度级别:基础 出处:FPGAII 级 第 1 题 考察的知识点:可编程逻辑器件知识V CR1 R2RST地内部公开本文中的所有信息归中兴通讯股份有限公司所有,未经允许,不得外传 第 7 / 8 页17. 寄存器一般是边沿触发的,仅仅在时钟的边沿改变状态,而锁存器一般指电平触发的 D 触发器或 RS 触发器,特点是当控制端有效的时候,输入端的变化会随时传

19、递到输入端。 答案:正确难度级别:一般难度 出处:FPGAII 级 第 23 题 考察的知识点:数字电路的基本概念18. 常用的微波传输线特性阻抗是 50 和 75 欧姆。 答案:正确难度级别:基础 出处:射频 I 级 第 9 题 考察的知识点:电路设计的基本常识19. 8031 单片机中可以使用 LJMP 0000H 作为软件复位。 答案:错误难度级别:一般难度 出处:单片机 III 级 第 10 题 考察的知识点:单片机编程的的常识20. 如 CPU 有 20 根地址线,它的最大寻址范围是 2M 字节。 答案:错误难度级别:基础 考察的知识点:计算机基本常识第三部分,简答题(每题 4 分,

20、共 20 分)1. 说明 RS-232 和 RS-485 的主要差别。在相同传输速度下,哪一种传输距离更远?答案:RS-232 是利用传输信号线与公共地之间的电压差传输信号。RS-485 是利用传输信号线之间的电压差传输信号,由于两根平行线可以抑制共模干扰所以 RS-485 传输距离更远。难度级别:高难度 出处:单片机 IV 级 第 11 题 考察的知识点:串口通信方面的知识2. 如下图电路,请根据 A, B 点波形画出 C 点波形难度级别:一般难度 考察的知识点:数字电路设计方面的知识答案:如下图内部公开本文中的所有信息归中兴通讯股份有限公司所有,未经允许,不得外传 第 8 / 8 页3 在

21、一个高速 CPU(例如 MPC860)的系统,包括 CPU、SDRAM、FLASH 和其他外设,CPU 程序应放在 SDRAM 还是 FLASH 中运行?为什么?难度级别:高难度 出处:单片机 IV 级 第 3 题 考察的知识点:是否动手设计并调试过电路答案:应放在 SDRAM 中运行。因为目前 FLASH 的访问延时约为 100ns,而 SDRAM 的访问延时仅几 ns,程序放在 FLASH 中运行时,CPU 将花费大量的时钟周期取指令,会大大降低 CPU的运行速度。一般说来,FLASH 中的程序只在 CPU 启动时执行,CPU 启动后可将 FLASH中的程序搬运到 SDRAM 中继续执行。4如果有一个 CPU,复位为高有效,用分立元件画出一个复位电路。画出复位信号的波形。难度级别:一般难度 出处:单片机 II 级 第 11 题 考察的知识点:模拟电路的基本知识答案:restvc vc tV5 当新焊的板上的单片机程序不跑时,应检查哪些方面?难度级别:高难度 出处:单片机 II 级 第 1 题 考察的知识点:调试电路的基本方法及动手能力答案:首先检查电源是否正常供电,然后检查复位是否解除,时钟是否正常;如果这些都正常,再检查数据、地址线。

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育教学资料库 > 试题真题

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。