计算机组成原理经典复习题集锦附答案.doc

上传人:h**** 文档编号:168486 上传时间:2018-07-13 格式:DOC 页数:22 大小:6.65MB
下载 相关 举报
计算机组成原理经典复习题集锦附答案.doc_第1页
第1页 / 共22页
计算机组成原理经典复习题集锦附答案.doc_第2页
第2页 / 共22页
计算机组成原理经典复习题集锦附答案.doc_第3页
第3页 / 共22页
计算机组成原理经典复习题集锦附答案.doc_第4页
第4页 / 共22页
计算机组成原理经典复习题集锦附答案.doc_第5页
第5页 / 共22页
点击查看更多>>
资源描述

1、计算机组成原理复习题 一、填空题 1. 用二进制代码表示的计算机语言称为( 机器语言 ),用助记符编写的语言称为( 汇编语言 )。 2. 计算机 硬件由( 控制单元 )、( 运算器 )、( 存储器 )、输入系统和输出系统五大部件组成。 3. 十六进制数 CB8转换成二进制数为( 110010111000 )。 4. 某数 x 的真值 -0.1011B,其原码表示为( 1.1011 )。 5. 在浮点加减法运算过程中,在需要( 对阶 )或( 右规 )时,尾数需向右移位。 6. 指令通常由( 操作码 )和( 地址码 )两部分 组成。 7. 要组成容量为 4K*8 位的存储器,需要( 8 )片 4K

2、 1位的芯片并联,或者需要( 4 )片 1K 8位的芯片串联。 8. 中断处理过程包括( 关中断 )、( 保护现场 )、( 执行中断服务程序 )、( 恢复现场 )和( 开中断 )阶段。 9. 操作数寻址方式包括( 直接寻址 )、( 间接寻址 )、( 立即寻址 )、( 隐含寻址 )、( 寄存器寻址 )、( 寄存器间接寻址 )、( 基址寻址 )等。 10. 动态 RAM 的刷新包括 ( 分散刷新 )、( 集中刷新 )和( 异步刷新 )三种方式。 11. 高 速缓冲存储器的替换算法有( 先进先出 )和( 近期最少使用 )。 12. 影响流水线性能的因素有( 数据相关 )、( 控制相关 )和( 资源相

3、关 )。 13. 主存储器容量通常以 KB为单位,其中 1K=( ),硬盘的容量以 GB 为单位,其中 1G=( )。 14. 主存储器一般采用( 动态 RAM )存储器, CACHE 采用( 静态 RAM )存储器。 15. 世界上第一台计算机产生于( 1946 )年,称为( ENIAC )。 16. I/O 的编址可分为( 不统一编址 )和( 统一编址 ),前者需要单独的 I/O 指令,后者可通过( 访存 )指令和设备交换信息。 17. CPU 从主存取出一条指令并执行该指令的全部时间叫做( 指令周期 ),它通常包含若干个( 机器周期 ),而后者又包含若干个( 时钟周期 )。 18. 计算

4、机中各个功能部件是通过( 总线 )连接的,它是各部件之间进行信息传输的公共线路。 19. 浮点数由( 阶码 )和( 尾数 )两部分构成。 20. 禁止中断的功能可以由( 中断允许触发器 )来完成。 21. 指令的编码中,操作码用来表明( 所完成的操作 ), N 位操作码最多表示( 2N )中操作。 22. 静态 RAM 采用( 双稳态触发器 )原理存储信息 ,动态 RAM采用( 电容 )原理存储信息。 23. 典型的冯诺依曼计算机是以( 运算器 )为核心的。 24. 计算机硬件由( 控制器 )、( 运算器 )、( 存储器 )、( 输入设备 )和( 输出设备 )五大部件组成。 25. 系统总线按

5、系统传输信息的不同,可分为三类:( 地址 )、( 控制 )、( 数据 )。 26. 数 x的真值 -0.1011,其原码表示为( 1.1011 ),其补码表示为( 1.0101 )。 27. Cache 称为( 高速缓冲 )存储器,是为了解决 CPU 和主存之间( 速度 )不匹配而采用的一项重要 的硬件技 术。 28. 浮点运算器由( 尾数 )运算器和( 阶码 )运算器组成。 29. 计算机系统中的存储器分为:( 主存 )和( 辅存 )。在 CPU 执行程序时,必须将指令存放在( 主存 ) 中,即( 辅存 )不能够直接同 CPU 交换信息。 30. 在补码加减法运算中,采用双符号位的方法( 变

6、形补码 )进行溢出判断时,若运算结果中两个符 号位( 不同 ),则表明发生了溢出。若结果的符号位为( 01 ),表示发生正溢出;若为( 10 ),表示发生负溢出。 31. 使用虚拟存储器的目的是为了解决( 内存空间不足 )问题。 32. Cache 介于主存与 CPU 之间,其速度比主存( 快 ),容量比主存( 小 )很多。它的作用是弥补 CPU与主存在( 速度 )上的差异。 33. 一台计算机所具有的各种机器指令的集合称为该计算机的( 指令集 )。 34. 选择型 DMA 控制器在物理上可以连接( 多 )个设备,而在逻辑上只允许连接( 一 )个设备,它适合于连接( 高速 )设备。 35. D

7、MA 控制器中的字计数器用于记录要传送数据块的( 长度 ),每传输一个字后字计数器( 加 1 )。 36. 总线通信控制方式可分为 ( 同步 ) 式和 ( 异步 ) 式两种。 37. DMA 的含义是( 直接存储器存取 ),主要用于连接( 高速 )外设 ,信息传送以( 数据块 )为单位传送。 38. CPU 的基本功能是( 指令控制 )、( 操作控制 )、( 时间控制 )、( 数据加工 )和( 中断处理 )。 39. 由若干一位全加器构成多位加法器时,进位可采用( 串行进位链 )和( 并行进位链 )。 40. 真值( 超出 )机器字长称为溢出。 41. 时序控制方式有( 同步控制 )方式、(

8、异步控制 )和( 联合控制 )方式。 42. DMA数据传送过程可以分为( 预处理 )、( 数据 传送 )和( 后处理 )三个阶段。 43. 主存芯片的地址译码驱动主要有两种方式,即( 单译码 )方式和( 双译码 )方式。 44. 流水线中常见的多发技术包括:( 超标量技术 )、( 超流水线技术 )和( 超长指令字技术 ) 。 45. RISC 称为( 精简指令集 )而 CISC 称为( 复杂指令集 )。 46. 控制存储器是微程序控制器的核心部件,它存储着与全部机器指令对应的( 微程序 ),它的每个单 元中存储一条( 微指令 )。 47. 微指 令中操作控制字段的编码方式有:( 直接编码方式

9、 )、( 字段直接编码方式 )、( 字段间接编码方式 )和其它方式。 48. 按照存储器的读写功能分类,存储器可分为 RAM 和 ROM, RAM 称为( 随机存取存储器 ), ROM 称为( 只读存储器 )。 49. 计算机软件一般分为两大类:一类叫( 系统软件 ),另一类叫( 应用软件 ),操作系统属于( 系统软件 )。 50. CRC 码称为( 循环冗余码 ),它具有( 纠错 )能力。 51. 程序设计语言一般可分为三类:( 机器语言 )、( 汇编语言 )、 ( 高级语言 )。 52. 计算机系统的层次结构中,位于硬件之外的所有层次统称为( 虚拟机 )。 53. 用二进制代码表示的计算机

10、语言称为( 机器语言 ),用助记符编写的语言成为( 汇编语言 )。 54. 浮点数中尾数用补码表示时,其规格化特征是( 符号位与最高数值位相反 )。 55. N+1 位二进制补码表示的取值范围是( -2N,2N-1 )。 N 1 位二进制无符号整数的取值范围是 ( 0 2N+1-1 )。 56. 一个定点数由( 符号位 )和( 数值位 )两部分组成。根据 小数点的位置不同,定点数有( 整数定点 ) 和( 小数定点 )两种表示方法。 57. 8 位二进制补码所能表示的十进制整数范围是( -128 )至( 127 ),前者的二进制补码表示为 ( 100000000 ),后者的二进制补码表示为( 0

11、1111111 )。 58. 在浮点补码加减运算中,当运算结果的尾数不是( 00.1 )和( 11.0 )形式时,需要进行规格化操作( 左归或右归 )。 59. 生成多项式 G( X) =X4+X1+X0 对应的二进制数为( 10011 ) ,以此多项式进行 CRC 编码,其校验位 的位数是( 4 )。 60. 补码加减法中,( 符号 )连同数值位一同参加运算,( 符号位进位 )要丢掉。 61. 在浮点加法运算中,主要的操作步骤是( 对阶 )、( 尾数相加 )、( 结果规格化 )、( 舍入 )、( 溢出检查 )。 62. RAM 的访问时间与存储单元的物理位置( 无关 ),任何存储单元的内容都

12、能被( 随机访问 )。 63. 内存储器容量为 256K 时,若首地址为 00000H,那么末地址的十六进制表示是( 3FFFFH )。 64. CPU 是按 照( 地址 )访问存储器中的信息。 65. 寄存器( 直接 )寻址方式中,指令的地址码部分给出( 寄存器编号 ),而操作数在( 寄存器 )中。 66. 寄存器间接寻址方式中,指令的地址码部分给出的是( 有效地址 )所在的寄存器编号。 67. 变址寻址方式中操作数的地址由( 变址寄存器 )与( 地址码字段 )的和产生。 68. 直接寻址方式中,指令的地址码部分直接给出( 有效地址 ),只需( 一次 )访存即可获得操作数。 69. CPU

13、中,保存当前正在执行的指令的寄存器为( IR ), 保存下一条指令地址的寄存器为( PC )。 70. 控制单元由于设计方法的不同可分为( 硬连线 )控制器和( 微程序 )控制器 二、单项选择题 1. 8位定点原码整数 10100011 的真值为( )。 A.+0100011 B.-0100011 C.+1011101 D.-1011101 2. 若某数 x 的真值为 -0.1010,在计算机中该数表示为 1.0110,则该数 所用的机器码为( )。 A.原码 B.补码 C.反码 D.移码 3. 计算机中存储数据的基本单位为( )。 A.比特( bit) B.字节 (Byte) C.字 ( W

14、ord) D.以上都不对 4. 下列逻辑部件中,( )不包括在运算器内。 A.累加器 B.状态条件寄存器 C.指令寄存器 D.ALU 5. 在指令“ ADDR, Ad”中( 表示间接寻址),源操作数在前,目的操作数在后,该指令执行的操作是( )。 A.( R) +( Ad) ( Ad) B.( R) +( Ad) Ad C.( R) +( Ad) ( Ad) D.( R) +( Ad) Ad 6. 在 ROM 存储器中必须有( )电路。 A.数据 写入 B.再生 C.地址译码 D.刷新 7. 在 CPU 中程序计数器 PC的位数取决于( )。 A.存储器容量 B.指令中操作码字数 C.机器字长

15、 D.指令字长 8. 在多级存储体系中,“ cache 主存”结构的作用是解决( )的问题。 A.主存容量不足 B.主存与辅存速度不匹配 C.辅存与 CPU速度不匹配 D.主存与 CPU 速度不匹配 9. 计算机经历了从器件角度划分的四代发展历程,但从系统结构来看,至今为止绝大多数计算机仍是( )式计算机。 A.实时处理 B.智能化 C.并行 D.冯诺依曼 10. 微型计算机中控制总线提供( )。 A.存储器和 I/O 设备的地址码 B.所有存储器和 I/O设备的时序信号和控制信号 C.来自 I/O 设备和存储器的响应信号 D.上述 B、 C两项 11. 中断向量地址是( )。 A.子程序入口

16、地址 B.中断服务程序入口地址 C.中断服务程序入口地址的地址 D.下一条指令地址 12. 下列叙述中,不能反映 RISC 特征的有()。 A.设置大量通用寄存器 B.使用微程序控制器 C.执行每条指令所需的机器周期数的平均值小于 2 D.简单的指令系统 13. DMA传送控制的周期 挪用法一般适用于( )的情况。 A.I/O 设备读写周期大于内存存储周期 B.CPU 工作周期比内存周期长很多 C.I/O 设备读写周期小于内存存储周期 D.CPU 工作周期比内存存储周期小很多 14. 若某数 x 的真值为 -0.1010,在计算机中该数表示为 1.0101,则该数所用的机器码为( )。 A.原

17、码 B.补码 C.反码 D.移码 15. 浮点加减中的对阶的原则是( )。 A.将较小的一个阶码调整到与较大的一个阶码相同 B.将较大的一个阶码调整到与较小的一个阶码相同 C.将被加数的阶码调整到与加数的阶码相同 D.将加数的阶码调整到与被加数的阶码相同 16. 原码乘法是( )。 A.先取操作数绝对值相乘,符号位单独处理 B.用原码表示操作数,然后直接相乘 C.被乘数用原码表示,乘数取绝对值,然后相乘 D.乘数用原码表示,被乘数取绝对值,然后相乘 17. 原码加减交替除法又称为不恢复余数法,因此( )。 A.不存在恢复余数的操作 B.当某一步运算不够减时,做恢复余数的操作 C.仅当最后一步余

18、数为负 时,做恢复余数的操作 D.当某一步余数为负时,做恢复余数的操作 18. 为了缩短指令中某个地址段的位数,有效的方法是采取( )。 A.立即寻址 B.变址寻址 C.间接寻址 D.寄存器寻址 19. 堆栈指针 SP的内容是( )。 A.栈顶单元内容 B.栈顶单元地址 C.栈底单元内容 D.栈底单元地址 20. 若某数 x 的真值为 -0.1010,在计算机中该数表示为 1.1010,则该数所用的编码为( )。 A.原码 B.补码 C.反码 D.移码 21. 为实现多重中断,保护断点和现场使用( )。 A.ROM B.中断向量表 C.设备内的寄存器 D.堆栈 22. 中断系统是由 ( )实现

19、的。 A.仅用硬件 B.仅用软件 C.软、硬件结合 D.以上都不对 23. DMA数据的传送是以( )为单位进行的。 A.字节 B.字 C.数据块 D.位 24. 通道是特殊的处理器,它有自己的( ),因此具有较强的并行工作能力。 A.运算器 B.存储器 C.指令和程序 D.以上均有 25. 在中断响应过程中,保护程序计数器 PC 的作用是( )。 A.使 CPU 能找到中断处理程序的入口地址 B.使中断返回后,能回到断点处继续原程序的执行 C.使 CPU和外部设备能并行工作 D.为了实现中断嵌套 26. 禁止中断的功能可以由( )来完成。 A.中断请 求标记触发器 B.中断允许触发器 C.中

20、断屏蔽触发器 D.中断禁止触发器 27. 系统总线中地址线的功能是( )。 A.用于选择主存单元地址 B.用于选择进行信息传输的设备 C.用于选择外存地址 D.用于指定主存和 I/O 设备接口电路的地址 28. 在采用( )对设备进行编址的情况下,不需要专门的 I/O 指令组。 A.统一编址 B.单独编址 C.两者都是 D.两者都不是 29. 微程序存放在( )中。 A.控制存储器 B.RAM C.指令寄存器 D.内存储器 30. CPU组成中不包括( )。 A.指令寄存器 B.指令译码器 C.地址寄存器 D.地址译码器 31. 无条件转移指令的功能是将指令中的地址码送入( )。 A.累加器

21、B.地址寄存器 C.PC D.存储器 32. 指令周期是指( )。 A.CPU 从主存取出一条指令的时间 B.CPU 执行一条指令的时间 C.CPU 从主存取出并执行一条指令的时间 D.时钟周期时间 33. 能够改变程序执行顺序的是( )。 A.数据传送类指令 B.移位操作类指令 C.输入输出类指令 D.转移类指令 34. 操作数地址存放在寄存器中的寻址方式叫( )。 A.相对寻址 B.变址寻址 C.寄存器寻址 D.寄存器间接寻址 35. ( )寻址方式对实现程序浮动提供了支持。 A.变址寻址 B.相对寻址 C.间接寻址 D.寄存器间接寻址 36. 先计算后再访问内存的寻址方式是( )。 A.

22、立即寻址 B.直接寻址 C.间接寻址 D.变址寻址 37. 在堆栈中,保持不变的是( )。 A.栈顶 B.堆栈指针 C.栈底 D.堆栈中的数据 38. 采用虚拟存储器的主要目的是( )。 A.提高主存储器的存取速度 B.扩大存储器空间,并能进行自动管理 C.提高外存储器的存取速度 D.扩大存储器空间 39. 程序访问的局限性是使用( )的依据。 A.缓冲 B.cache C.虚拟内存 D.进程 40. 和外存储器相比,内存储器的特点是( )。 A.容量大,速度快,成本低 B.容量大,速度慢,成本高 C.容量小,速度快,成本高 D.容量小,速度快,成本低 41. 下列元件中存取速度最快的是( )

23、。 A.cache B.寄存器 C.内存 D.外存 42. 某一 SRAM 芯片,其容量为 512 8 位,除电源端和接地端外,该芯片引出线的最小数目应为( )。 A.23 B.25 C.50 D.19 43. 某 RAM 芯片,其存储容量为 1024 16位,该芯片的地址线和数据线数目分别为( )。 A. 10, 16 B.20, 8 C.1024, 8 D.1024, 16 44. 运算器的主要功能是进行( )。 A. 逻辑运算 B.算术运算 C. 逻辑运算和算术运算 D.只做加法 45. 运算器虽由许多部件组成,但核心部分是( )。 A. 数据总线 B.算术逻辑运算单元 C. 多路开关

24、D.累加寄存器(累加器) 46. 计算机中表示地址时使用( )。 A. 无符号数 B.原码 C. 反码 D.补码 47. 浮点数的表示范围和精度取决于( )。 A. 阶码的位数和尾数的位数 B. 阶码采用的机器码和尾数的位数 C. 阶码采用的机器码和尾数采用的机器码 D.阶码的位数 和尾数采用的机器码 48. 主机中能对指令进行译码的器件是( )。 A. ALU B.运算器 C.控制器 D.存储器 49. 状态寄存器用来存放( )。 A. 逻辑运算结果 B.算术运算结果 C. 运算类型 D.算术、逻辑运算及测试指令的结果状态 50. 在微程序 控制器中,机器指令和微指令的关系是( )。 A.

25、每一条机器指令有一条微指令来执行 B.一条微指令由若干机器指令组成 C. 每一条机器指令由一段用微指令组成的微程序来解释执行 D.一段为程序由一条机器指令来执行 51. 设 X补 =1.x1x2x3x4,仅当( )时, X-1/2 成立。 A. x1必须为 1, x2x3x4至少有一个为 1 B. x1必须为 1, x2x3x4任意 C. x1必须为 0, x2x3x4至少有一个为 1 D. x1必须为 0, x2x3x4任意 52. 有关原码算术左移中,说法正确的是( ): A. 数据顺次左移 1位, 最低位用 0补充 B. 数据顺次左移 1位,最低位用 1补充 C. 数据顺次左移 1位,最

26、低位用原最高位补充 D. 数据顺次左移 1位,最高位不变 53. 定点运算器用来进行( )。 A. 十进制数加法运算 B. 定点数运算 C. 浮点数运算 D. 既进行定点数运算也进行浮点数运算 54. 计算机的存储器系统是指( )。 A. RAM B. ROM C. 主存储器 D. cache,主存储器和辅助存储器 55. 存储器是计算机系统的记忆设备,它主要用来( )。 A. 存放数据 B. 存放程序 C. 存放数据和程序 D. 存放微程序 56. 内存若为 16兆( MB),则表示其容量为( ) KB。 A. 16 B. 16384 C. 1024 D. 16000 57. 下列说法正确的

27、是( ): A. 半导体 RAM 信息可读可写,且断电后仍能保持记忆 B. 半导体 RAM 属易失性存储器,而静态 RAM 存储信息是非易失性的 C. 静态 RAM、动态 RAM 都属易失性存储器,断电后存储的信息将消失 D. ROM不用刷新,且集成度比动态 RAM 高,断电后存储的信息将消失 58. 若 SRAM 芯片的容量是 2M 8bit,则该芯片的引脚中地址线和数据线的数目之和是 A. 21 B. 29 C. 18 D. 不可估计 59. 某 RAM 中每个存储单元为 16位,则下面所述正确的是:( ) A. 地址线是 16根 B. 地址线与 16无关 C. 地址线与 16有关 D.

28、地址线不得少于 16 根 60. 若存储器中有 1K个存储单元,采用双译码驱动方式时要求译码输出线为( ) A. 1024 B. 10 C. 32 D. 64 61. RAM芯片串联时可以( )。 A. 增加存储器字长 B. 增加存储单元数量 C. 提高存储器速度 D. 降低存储器的平均价格 62. 存储周期是指( ): A. 存储器的读出时间 B. 存储器进行连续读和写操作所允许的最短时间间隔 C. 存储器的写入时间 D. 存储器进行连续写操作所允许的最短时间间隔 63. 指令系统中采用不同寻址方式的目的主要是:( ) A. 可直接访问外存 B. 提供扩展操作码并降低指令译码难度 C. 实现

29、存储程序和程序控制 D. 缩短指令长度,扩大寻址空间,提高 编程灵活性 64. 在一地址指令格式中,下面论述正确的是:( )、 A. 仅能有一个操作数,它由地址码提供 B. 一定有两个操作数,另一个是隐含的 C. 可能有一个操作数,也可能有两个操作数 D. 如果有两个操作数,另一个操作数是本身 65. ( )方式对实现程序浮动提供了支持。 A. 变址寻址 B. 相对寻址 C. 间接寻址 D. 寄存器间接寻址 66. 在计算机中,存放微指令的控制存储器隶属于( )。 A. 外存 B. 高速缓存 C. 内存 D. CPU 67. CPU中通用寄存器的位数取决于( )。 A. 存储器容量 B. 机器

30、字长 C. 指令的长度 D. CPU的管脚数 68. 以硬连线方式构成的控制器(控制单元)也称为( )。 A. 组合逻辑控制器 B. 微程序控制器 C. 存储逻辑控制器 D. 运算器 69. 以下论述正确的是( ) A. CPU响应中断期间仍执行原程序 B. 在中断过程中,若又有中断源提出中断, CPU 立即响应 C. 在中断响应中,保护断点、保护现场应由用户编程完成 D. 在中断响应中,保护断点是由中断响应自动完成的 70. 在中断系统中, CPU 一旦响应中断,则立即关闭( )标志,以防本次中断服务结束前同级的其它中断源产生另一次中断导致干扰。 A. 中断允许 B. 中断请求 C. 中断屏

31、蔽 D. 中断保护 71. 计算机系统中的存贮器系统是指 _。 A RAM 存贮器 B ROM 存贮 器 C 主存贮器 D cache、主存贮器和外存贮器 72. 某机字长 32位,其中 1位符号位, 31位表示尾数。若用定点小数表示,则最大正小数为 _。 A +( 1 2-32) B +( 1 2-31) C 2-32 D 2-31 73. 算术 / 逻辑运算单元 74181ALU 可完成 _。 A 16 种算术运算功能 B 16 种逻辑运算功能 C 16 种算术运算功能和 16 种逻辑运算功能 D 4 位乘法运算和除法运算功能 74. 存储单元是指 _。 A 存放一个二进制信息位的 存贮元

32、 B 存放一个机器字的所有存贮元集合 C 存放一个字节的所有存贮元集合 D 存放两个字节的所有存贮元集合; 75. 变址寻址方式中,操作数的有效地址等于 _。 A 基值寄存器内容加上形式地址(位移量) B 堆栈指示器内容加上形式地址(位移量) C 变址寄存器内容加上形式地址(位移量) D 程序记数器内容加上形式地址(位移量) 76. 若浮点数用补码表示,则判断运算结果是否为规格化数的方法是 _。 A 阶符与数符相同为规格化数 B 阶符与数符相异为规格化数 C 数符与尾数小数点后第一位数字 相异为规格化数 D数符与尾数小数点后第一位数字相同为规格化数 77. 定点 16位字长的字,采用 2的补码形式表示时 ,一个字所能表示的整数范围是 _。 A -215 +( 215 -1) B -( 215 1) +( 215 1) C -( 215 + 1) +215 D -215 +215 78. 某 SRAM 芯片,存储容量为 64K 16 位,该芯片的地址线和数据线数目为 _。 A 64, 16 B 16, 64 C 64, 8 D 16, 16 。 79. 交叉 存贮器实质上是一种 _存贮器,它能 _执行 _独立的读写操作。 A 模块式,并行,多个 B 模块式串行,多个

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育教学资料库 > 复习参考

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。