高速数字电路中的终端匹配技术.docx

上传人:hw****26 文档编号:2414789 上传时间:2019-05-12 格式:DOCX 页数:6 大小:71.01KB
下载 相关 举报
高速数字电路中的终端匹配技术.docx_第1页
第1页 / 共6页
高速数字电路中的终端匹配技术.docx_第2页
第2页 / 共6页
高速数字电路中的终端匹配技术.docx_第3页
第3页 / 共6页
高速数字电路中的终端匹配技术.docx_第4页
第4页 / 共6页
高速数字电路中的终端匹配技术.docx_第5页
第5页 / 共6页
点击查看更多>>
资源描述

1、高速数字电路中的终端匹配技术 摘要 PCB 板上的导线具有电阻、电容和电感等电气特性。当导线的阻抗与导线两端外接负载不匹配时会导致信号产生反射现象,从而引起信号完整性( SI)问题。一般来说,减少 SI 问题的常用方法是在传输线上增加端接元件,这称之为终端匹配技术。本文介绍了常用的几种终端匹配技术:包括并行连接的终端匹配、串行连接的终端匹配、戴维南终端匹配、 AC 终端匹配和基于二极管的终端匹配。 # k; 1 N2 b. f. u 关键词 信号完整性 电路设计 终端匹配技术 随着数字电路时钟速度的提高,信号完整性( SI)已成为越来越关心的问题。当电路中信号能以要求的时序、持 续时间和电压幅

2、度到达负载 IC 时,该电路就有很好的信号完整性。当信号不能正常响应时,就出现了信号完整性问题。象误触发、阻尼振荡、过冲、欠冲等信号完整性问题会造成时钟间歇振荡和数据出错。在实际的 PCB 板上的导线具有电阻、电容和电感等电气特性,驱动器的输出阻抗通常小于 PCB 互联信号线的特征阻抗,而 PCB 互联信号线的特征阻抗一般来说也小于接收器的输入阻抗。这种阻抗的不连续性就会导致设计系统中信号反射的出现。在高速数字电路设计中, PCB 板线路上的电容和电感会使导线等效于一条传输线。传输线上的阻抗会使信号达不到规定的电压幅度,线路阻抗与外接负载不匹配会产生信号反射现象,这些都会引起信号完整性问题。

3、一般来说减少信号完整性问题的常用方法是在传输线上增加端接元件。端接元件是一些无源元件,如电阻和电容。终端匹配技术就是利用这些元件在传输线和负载间实现阻抗匹配从而防止 SI 问题。电阻可以用来匹配传输线阻抗与接收器的阻抗,而电容则可以用来限制电压的变化从而削弱阻尼信号的能量。最常见的无源终端匹配技术包 括并行连接的终端匹配技术、戴维南终端匹配技术、串行连接的终端匹配技术以及 AC 终端匹配技术等。了解不同的终端匹配技术各自的优、缺点有助于选择适合的终端匹配技术用于 PCB 板设计以控制 SI 问题。以下就对这几种终端匹配技术进行一个简单的介绍。 “ 1 p8 r# G+ D- R 1 并连终端匹

4、配 8 K% ! |; y0 ?1 y* a 并联终端匹配是最简单的阻抗匹配技术 , 通过一个电阻 R 将传输线的末端(可能是开路,也可能是负载)接到地或者接到 VCC 上(见图 1)。电阻 R 的值必须同传输线的特征阻抗 Z0 匹配,以消除信号的反射。如果 R 同传输线的特征阻抗 Z0 匹配,那么匹配电阻将吸收造成信号反射的能量,而不管匹配电压的值。在数字电路的设计中,返回通路上吸收的电流通常都大于电源上提供的电流。将终端匹配到 VCC 可以提高驱动器的能力,而将终端匹配到地则可以提高地上的吸收能力。所以,对于 50%占空比的信号而言,将终端匹配到 VCC 要优于将终端匹配到地。 - N-

5、?4 9 5 ? ) G + z z3 g 戴维南终端匹配技术也叫做双终端匹配技术,它采用两个电阻 R1 和 R2 来实现终端匹配(见图 2)。根据戴维南终端匹配设计规则,戴维南电压 VTH=VR2 必须确保驱动器的 IOH 和 IOL 电流在驱动器的性能指标范围以内。 R1 通过从VCC 向负载注入电流来帮助驱动器更容易到达逻辑高状态; R2 帮助通过向地吸收电流来将驱动器下拉到逻辑低状态。当 R1 和 R2 的并联同信号线的特征阻抗 Z0 匹配时可以加强驱动器的扇出能力,并且减小由于信号 占空比的变化导致的功耗的改变。 . S“ ?- g* u4 % f5 e0 j7 f 5 % z1 g

6、: w8 y9 q 3 D3 . P. _, l# N$ m 图 2 戴维南终端匹配技术 “ X+ z“ x. * j: |% e0 3 o: A1 M 戴维南终端匹配的优势在于终端匹配电阻仍然是作为上拉电阻和下拉电阻来使用,它能够有效地抑制信号过冲,使得信号的偏摆缩小,从而加强了系统的噪声容限。戴维南终端匹配技术同样通过向负载提供额外的电流也减轻了驱动器的负担,这部分额外的电流在大的信号摆动电压系统比如基于 5V 和 3.3V 的CMOS 和 BiCMOS 的系统中显得尤为有益。戴维南终端匹配需要有存在着比例关系的两个电阻在 VCC 和地之间有额外的线路连接,这样无论电路的逻辑状态是高还是低

7、,都会有一个从 VCC 到地的常量的直流电流,这会导致终端匹配电阻中有静态的 直流功耗。与此同时,传输线上的电压也就等于三态总线上的戴维南电压,这个值接近于器件的开关阈值电压,这对于 CMOS 逻辑器件来说同样会导致更高的功耗。 7 I! r m% i1 o. a 图 4 AC 终端匹配技术 ! F* K u# w: d4 A/ ) z, a0 ) 7 i a* M. Y9 x 8 o, P“ : “ # m; Z4 w“ c E7 L* 6 终端匹配技术的实际应用 t1 _6 ?, 5 H4 e 以上介绍的几种终端匹配技术目前在高速数字电路的设计中已经被广泛的应用,例如:在我们开发的 DSP 模块板上,两个 SHARC 之间的 LINK 通讯就采用了串行连接终端匹配技术;在开发的 VME 总线背板上,连接所有背板上插槽的 VME 总线的控制信号、数据信号和地址信号都采用了戴维南终端匹配技术,这些终 端匹配技术的运用有效的解决了信号完整性问题,使最终的产品达到了设计的要求。选用合适的终端匹配技术是数字系统性能稳定的关键要素之一。不合适的终端匹配技术可能导致信号振荡和阶梯效应,而这些效应的出现都会引起负载误触发从而导致最终数据的错误,造成整个系统的不稳定甚至瘫痪。

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 重点行业资料库 > 建筑建材

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。