重庆大学数电试卷合集.doc

上传人:11****ws 文档编号:3126395 上传时间:2019-05-22 格式:DOC 页数:17 大小:1.22MB
下载 相关 举报
重庆大学数电试卷合集.doc_第1页
第1页 / 共17页
重庆大学数电试卷合集.doc_第2页
第2页 / 共17页
重庆大学数电试卷合集.doc_第3页
第3页 / 共17页
重庆大学数电试卷合集.doc_第4页
第4页 / 共17页
重庆大学数电试卷合集.doc_第5页
第5页 / 共17页
点击查看更多>>
资源描述

1、重庆大学数字电子技术() 课程试卷A卷B卷2012 2013 学年第 2 学期开课学院:电气工程学院 课程号: 考试日期: 2013-6 考 试 方 式 : 开 卷 闭 卷 其 他 考试时间: 120 分钟题号 一 二 三 四 五 六 七 八 总分分值 20 20 10 10 10 10 10 10得分一、设计题(20 分):采用同步置数的方式,利用 74LS160 设计 365 进制的计数器,各位之间为十进制关系。解:S1 Q0Q1Q2Q3 CS2 74160(1) LDCP D0D1D2D3 R&1CP0S1 Q0Q1Q2Q3 CS2 74160(2) LDCP D0D1D2D3 R0S1

2、 Q0Q1Q2Q3 CS2 74160(3) LDCP D0D1D2D3 R 101 1二、分析题(20 分):下图为 164 位 ROM 和同步十六进制加法计数器 74LS161 组成的脉冲分频电路。在 CLK 信号作用下,输出波形如图所示。计算 ROM 中的数据表。解:地址输入 数据输出A3 A2 A1 A0 D3 D2 D1 D00 0 0 00 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0 0 11 0 1 01 0 1 11 1 0 01 1 0 11 1 1 01 1 1 10 0 0 00 0 0 00 0 1

3、 10 1 0 00 1 0 11 0 1 01 0 0 11 0 0 01 1 1 11 1 0 00 0 0 10 0 1 00 0 0 10 1 0 00 1 1 10 0 0 0三、设计题(10 分):用 D 触发器设计一个同步串行数据检测电路,当连续输入 3 个或 3 个以上 1 时,电路的输出为 1,其它情况下输出为 0。例如:输入 A 101100111011110输出 Y 000000001000110解:1)画出原始状态图原始状态图 化简以后的状态图S0S1S2S31/0A/Y1/01/11/10/00/00/00/0S0S1S21/0A/Y1/01/10/00/00/02)

4、状态化简3)状态编码二进制状态图00 01101/0A/Y1/01/10/00/00/0由状态图可得到复合卡诺图图:复合卡诺图nQ0100 01 11 10A 0 000 000 0001 010 100 101nQ0100 01 11 10A 0 0 0 01 0 0 1输出 Y 的卡诺图的卡诺图1nQn0100 01 11 10A 0 0 0 01 0 1 1nQ0100 01 11 10A 0 0 0 01 1 0 0的卡诺图0nnAY1nn010D 触发器的特性方程为 1,01iDQini得: nA0105) 检查自启动:11 011001/10/0可以自启动。6)画逻辑图1D QFF

5、1C1&CPAY1D QFF0C11四、分析题(10 分):试分析下图时序电路的功能。解:1) )()(210120210 CPQnnnn2) 画出波形图:(略)3) 画出状态图异步五进制加法计数器000/0001 010011100111 110101/0/0/0/1/1 /1/1五、分析题(10 分)利用计算公式解释超前进位加法器的基本思想。解:由全加器的真值表得11111111)()()( iii iii iiiii iiiii CBABACCS令 iiiPBG代入 Si和 Ci,得 1iiiCS:可见,每个进位信号只与输入 Gi、P i 和 C-1 有关,故各位的进位信号在相加运算一开

6、始就能同时(并行)产生。按照这种方式构成的多位加法器就是超前进位加法器。六、设计题(10 分)试用 74LS148 组成 16 线-4 线优先编码器。解:U1: 74148I0I1 YFI2I3 Y0I4 Y1I5 Y2I6I7 YEXENA0A1A2A3A4A5A6A7U2: 74148I0I1 YFI2I3 Y0I4 Y1I5 Y2I6I7 YEXENA8A9A10A11A12A13A14A15EI&ZFZ0Z1Z2Z316 线-4 线优先编码器七、分析题(10 分)分析下面电路实现的逻辑功能。解:当 B=0 时, ;AY当 B=1 时, 。综合上述两种情况,得 B八、计算题(10 分)计

7、算多谐振荡器的周期。 (给出计算步骤)解: CRT)2(7.01210123012312333433 012222 011211 000 CPGPCPS C重庆大学数字电子技术() 课程试卷A卷B卷2012 2013 学年第 2 学期开课学院: 电气 课程号:15012435 考试日期: 2013-6 考 试 方 式 : 开 卷 闭 卷 其 他 考试时间: 120 分钟题号 一 二 三 四 五 六 七 八 总分分值 20 10 12 10 10 13 13 12得分一、单项选择题:在下列各题中,将唯一正确的答案代码填入括号内(本大题共 10 小题,每小题2 分,共 20 分) 1函数 F=AB

8、+BC,使 F=1 的输入 ABC 组合为 ( )。AABC=000 BABC=010 CABC=101 D ABC=1102一只四输入端或非门,使其输出为 1 的输入变量取值组合有 ( )种。A15 B8 C7 D13三变量函数 的最小项表示中不含下列哪项( )。AF,A 、m2 B、 m5 C、 m3 D、 m74函数 的结果是( )。BA、 B、 C、 D、 AABA5若在编码器中有 50 个编码对象,则要求输出二进制代码位数最少为( )位。A. 5 B. 6 C. 10 D. 506逻辑函数 F1、F 2、F 3 的卡诺图如图一.6,他们之间的逻辑关系是( )AF 3=F1F2 BF

9、3=F1+F2CF 2=F1F3 DF 2=F1+F31 1 1 C F1 0 01 1 0 0 1 AB 1 1 1 1 C F2 0 01 1 0 0 1 AB 1 1 1 1 1 C F3 0 01 1 0 0 1 AB 图一.67. 八选一数据选择器 74151 组成的电路如图一.7 所示,则输出函数为( )。A BCL B BCALC D0 1L 74151 D0D1 D2 D3 D4 D5 D6 D7S A2 A1 A0YC BAD TCPQ 图一.7 图一.88为将 D 触发器转换为 T 触发器,图一.8 所示电路的虚线框内应是( )。A或非门 B与非门C异或门 D同或门9随机存

10、取存储器具有( )功能。A读/写 B无读/写 C只读 D只写10一片 64k8 存储容量的只读存储器(ROM) ,有( )。A、64 条地址线和 8 条数据线 B、64 条地址线和 16 条数据线C、 16 条地址线和 8 条数据线 D、16 条地址线和 16 条数据线二 (本大题 10 分)判断题(正确的打,错误的打,每题 1 分)1、逻辑函数两次求反则还原,逻辑函数的对偶式再作对偶变换也还原为它本身。 ( )2、一般 TTL 门电路的输出端可以直接相连,实现线与。 ( )3、编码与译码是互逆的过程。 ( )4、优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。 ( )5、对边沿

11、 JK 触发器,在 CP 为高电平期间,当 J=K=1 时,状态会翻转一次。 ( )6、共阴极接法发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。 ( )7、施密特触发器电路具有两个稳态,而多谐振荡器电路没有稳态( )8、由 两 个 TTL 或 非 门 构 成 的 基 本 RS 触 发 器 , 当 R=S=0 时 , 触 发 器 的 状 态 为 不定 。 ( )9、判断时序逻辑电路能否自启动可通过判断该电路是否存在有效循环来实现。 ( )10、ROM 和 RAM 中存入的信息在电源断掉后都不会丢失。 ( )三、(本题 12 分) 化简下列两个函数,写出它们的最简与或表达式。1

12、. DCBACBAY1;9,8520,2m四、(本题 10 分) 分析图四所示逻辑电路,写出输出端的逻辑函数表达式,列出真值表,说明电路能实现什么逻辑功能。1 =1A B & & 1 L1C=1图四L2五、(本题 10 分) 1请用 74LS138 及与非门设计一个三变量的多数表决电路。具体要求如下:(1)输入变量 A、B、C 为高电平时表示赞同提案(2)当有多数赞同票时提案通过,输出高电平六、(本题 13 分) 人类有四种基本血型 :A、B 、AB 、O 型。输血者与受血者的血型必须符合下述原则:O 型血可以输给任意血型的人,但 O 型血只能接受 O 型血;AB 型血只能输给 AB 型,但

13、AB型能接受所有血型;A 型血能输给 A 型和 AB 型,但只能接受 A 型或 O 型血;B 型血能输给 B 型和 AB 型,但只能接受 B 型或 O 型血。试用与非门设计一个检验输血者与受血者血型是否符合上述规定的逻辑电路。如果输血者与受血者的血型符合规定,电路输出“1”(提示:电路只需要四个输入端。它们组成一组二进制代码,每组代码代表一对输血受血的血型对) 。七、(本题 13 分) 分析图七所示示电路,说明电路的逻辑功能。1D QFF1C11D QFF2C11D QFF3C1CPQ 3Q 2Q 1图七八、(本题 12 分) 用 3 片 RAM2114(1k4)组成图八所示电路。 (1) 分

14、析图示电路存储器的容量是多少? (2)写出每一片 RAM 2114 的地址范围(用十六进制表示), (3)图示电路是对 RAM2114 进行字扩展?还是位扩展?或者是字位同时进行扩展?若要实现 2k8 的存储器,需要多少片 2114 芯片?4101010444I/O14 I/O14 I/O14A9 A9 A9A0A0A0R/WR/WR/WCECE CES3S2S1Y0Y7Y2Y7A0A1A2R/WA10A11A12A13D3 D0D0D3 D0D0 D3D32114-1 2114-2 2114-374LS138Y5A14A15图八A9 A0 Y2Y52真值表A B C Y0 0 0 00 0

15、1 00 1 0 00 1 1 11 0 0 01 0 1 11 1 0 11 1 1 1重庆大学数字电子技术() B 卷答案20122013 学年第 2 学期一、单项选择题:在下列各题中,将唯一正确的答案代码填入括号内(本大题共 10 小题,每小题2 分,共 20 分)1D 2D 3A 4C 5B 6B 7C 8D 9A 10C二 (本大题 10 分)判断题(正确的打,错误的打,每题 1 分)1 2 3 4 5 6 7 8 9 10三、(本题 12 分) 化简下列两个函数,写出它们的最简与或表达式。解: 1. DCABY12. 2四、解: , (6 分)L1 CBAL2真值表如表 A2 所示

16、。 ( 2 分)表 A2A B C L2 L10 0 0 0 00 0 1 1 00 1 0 1 00 1 1 0 11 0 0 1 01 0 1 0 11 1 0 0 11 1 1 1 1电路实现全加器功能。 (2 分)五、(本题 10 分) 1解(1)列出真值表:(2)变换令 74LS1383 线-8 线译码器的地址端分别为 A2=A、A 1=B、A 0=C,则76537653 mm(3)画出电路如下U1: 74138YY0Y1Y2Y3Y4Y5Y6Y7A2A1A0S1S2S3ABC+5V&六、解:用变量 ab、cd 分别 表示输血者与受血者的血型对作为输入变量,用 F 表示血型是否符合作为

17、输出变量。得到血型与二进制数间的对应关系如表所示,从而得到真值表:A 00B 01AB 10O 11输血、受血是否符合的真值表a b c d F0 00 00 00 00 00 11 01 110100 10 10 10 10 00 11 01 101101 01 01 01 00 00 11 01 100101 11 11 11 10 00 11 01 11111七、解: 状态方程:)()(231121nnnQCP波形图:cdab 00 01 11 1000 1 0 0 101 0 1 0 111 1 1 1 110 0 0 0 1由真值表画出卡诺图由卡诺图得表达式: dbacabFd逻辑图

18、:状态图: 123Q逻辑功能: 三位二进制加法计数器能自启动八、(本题 12 分) 用 3 片 RAM2114(1k4)组成图八所示电路。 (1) 分析图示电路存储器的容量是多少? (2)写出每一片 RAM 2114 的地址范围(用十六进制表示), (3)图示电路是对 RAM2114 进行字扩展?还是位扩展?或者是字位同时进行扩展?若要实现 2k8 的存储器,需要多少片 2114 芯片?4101010444I/O14 I/O14 I/O14A9 A9 A9A0A0A0R/WR/WR/WCECE CES3S2S1Y0Y7Y2Y7A0A1A2R/WA10A11A12A13D3 D0D0D3 D0D

19、0 D3D32114-1 2114-2 2114-374LS138Y5A14A15图八A9 A0 Y2Y5解:(1) 电路存储器的容量是 4k3(2) 0121345A:001 010 0000000000001 010 1111111111可得的地址范围:2800H2BFFH。同理有:的地址范围:3400H37FFH。的地址范围:3C00H3FFFH。 ()电路是对 RAM2114 进行字扩展。 若要实现 2k8 的存储器,需要片 2114 芯片。 重庆大学 数字电子技术 课程试卷 A卷B卷2007 2008 学年 第 1 学期开课学院: 电气 课程号: 考试日期: 考 试 方 式 : 开

20、卷 闭 卷 其 他 考试时间: 120 分钟题 号 一 二 三 四 五 六 七 总 分得 分一、填空题(每空 1 分,共 10 分)1、 (20) 10= ( ) 2= ( ) 82、已知某函数 ,该函数的反函数 = 。DCABFF3、三态输出门能输出 0、1 和 三种状态。4、555 定时器的最基本应用有单稳态电路、 和无稳态(振荡)电路。5、一个 10 位地址码、8 位输出的 ROM,其存储容量为 。6、组合逻辑电路由各种 组成;而时序逻辑电路由具有反馈环节的基本单元 组成。7、将一个包含有 32768 个基本存储单元的存储电路设计 16 位为一个字节的 ROM。该 ROM 有 根数据读出

21、线。8、在 TTL 门电路的一个输入端与地之间接一个 10K电阻,则相当于在该输入端输入 电平。二、判断题(每题 1 分,共 10 分)1、单稳态触发器可用于整形延时。 ( )2、A-D 转换器的位数越多,分辨率越高。 ( ) 3、集电极开路门可实现线与。 ( )4 当 JK 触发器的 J、K 端同时为 1 时,则一定引起状态翻转。 ( )5、移位寄存器不能存放数码,只能对数据进行移位操作。 ( )6、ROM 的门阵列或门阵列都是可编程的。 ( )7、二进制并行加法器中,采用先行进位的目的是简化电路结构。 ( )8、构成一个五进制计数器最少需要 5 个触发器。 ( )9、CMOS 门电路的输入

22、端悬空时相当于接逻辑 1。 ( )10、引起组合电路中竞争与险象的原因是干扰信号。 ( )三、用卡诺图法化简函数,写出它们的最简与或表达式。 (各 4 分,共 12 分)1. DCBACBAY12. ,约束条件 AB+BC=09,8520,2mD3. 1,0143,9853 d四、请根据题图和题表, 完成以下要求: (14 分)1. 按表 1 第 1 栏的要求, 在图中完善 F1F5 的逻辑符号,并按图中的逻辑符号将 F6F7 的名称填入相应位置;2. 若 ABCD = 1001,将各输出值填入表 1 第 2 栏中。表 1F1 F2 F3 F4 F5 F6 F71 与非门 或非门 异或门 同或

23、门 与或非门2五、由与非门构成的某议案表决电路如图 1,其中 A、B、C、D 表示四个人,同意时用 1 表示,Z 为 1 时表示议案通过。 (1)分析电路,说明共有几种情况能够使议案通过;(2)分析 A、B、C、D 中谁权力最大。 (8 分)专 业 姓名 年级 考号 ABCDF1 F2 F3 F4 F5 F6 R F7& &VCC图 1六、用集成二进制译码器 74LS138 和与非门构成全加器,要求填写全加器的真值表,输出函数的最小项表达式,并在译码器 74LS138 上连线、标注,完成全加器输出。 (12 分) 真值表Ai Bi Ci-1 Si Ci0 0 00 0 10 1 00 1 11

24、 0 01 0 11 1 01 1 1七、74LS161 功能表如表 2,请用置零(复位)法实现七进制加法计数器。要求:在 74LS161 上接线并适当标注,列出状态转换图,并判断该计数器能否实现自启动(12 分) 。CT74161 功能表输 入 输 出CP R LD P(S1) T(S2) D3 D 2 D 1 D 0 Q3 Q 2 Q 1 Q 0x 0 x x x x x x x 0 0 0 0 1 0 x x A B C D A B C Dx 1 1 0 x x x x x 保 持x 1 1 x 0 x x x x 保 持 1 1 1 1 x x x x 计 数七、已知时序电路如图 2

25、所示,假设触发器的初始状态均为“0” 。分别列出触发器的驱动方程和输出方程。画出在 CP 脉冲作用下 Q1、Q 2和输出 Z 的波形。 (12 分)图 2八、试用 CC7555 定时器构成施密特触发器。已知电源电压为 9V,两个触发电平分别为 3V、6V。要求:1.在定时器(图 3)上完善电路。2.已知输入波形 ui,画出输出波形 uo。 (10 分)t/s ui/V 0 9 6 3 t/s u0/V 0 RdCP Q1 Q2 X 0 0 Z 0 1 1 2 3 4 5 6 7 8 9 Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7A0 A1 A2 STB STC STACi-1 Bi AiSi CiCi Ci

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育教学资料库 > 精品笔记

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。