网络数电试卷A及答案.doc

上传人:hw****26 文档编号:3904034 上传时间:2019-08-21 格式:DOC 页数:10 大小:145.50KB
下载 相关 举报
网络数电试卷A及答案.doc_第1页
第1页 / 共10页
网络数电试卷A及答案.doc_第2页
第2页 / 共10页
网络数电试卷A及答案.doc_第3页
第3页 / 共10页
网络数电试卷A及答案.doc_第4页
第4页 / 共10页
网络数电试卷A及答案.doc_第5页
第5页 / 共10页
点击查看更多>>
资源描述

1、一填空题(每小题 2 分,共 10 分)1、将二进制数(10011) 2转换成十进制数为 ( )10。2、逻辑门符号 代表的是( )门。3、二变量逻辑函数 Y(AB)一共有( )个最小项。4、基本 RS 触发器有( )个稳定状态。5、若要构成一个 15 进制加法计数器至少需要( )个触发器。二单项选择题(从下列各题四个备选答案中选出一个正确答案,并将其代号写在题干中。答案选错或未选者,该题不得分。每小题 2 分,共 10 分)1、8421BCD 码 01101001.01110001 转换为十进制数是 。A、78.16 B、24.25 C、69.71 D、54.562、最简与或式的标准是 。A

2、、表达式中乘积项最多,且每个乘积项的变量个数最多B、表达式中乘积项最少,且每个乘积项的变量个数最多C、表达式中乘积项最少,且每个乘积项的变量个数最少D、表达式中乘积项最多,且每个乘积项的变量个数最多3、下表所列真值表的逻辑功能所表示的逻辑器件是 。输入 输出得分得分1 I0 I1 I2 I3 I4 I5 I6 I7 C B A 0 0 1 0 1 10 1 1 1 1 1 1 10 0 00 0 10 1 01 1 1A、译码器 B、选择器 C、优先编码器 D、比较器4、计数器可以由下列电路构成的是 。A、门电路和触发器 B、比较器和选择器 C、触发器和比较器 D、加法器和选择器5、下列说法错

3、误的是 。A、同步清零受 CP 脉冲控制 B、同步置数不受 CP 脉冲控制C、异步清零不受 CP 脉冲控制 D、异步置数不受 CP 脉冲控制三逻辑函数化简题(每小题 5 分,共 10 分)1、利用代数法化简逻辑函数 ABCBAL2、用卡诺图化简逻辑函数 L(A,B,C,D)=m(0,2,3,4,6,7,10,11,13,14,15) 。得分四分析作图题(每小题 5 分,共 10 分)1、 与非门组成的基本 RS 触发器如图(a)所示,对应的逻辑符号如图(b)所示,设初始状态 Q 为 0,已知输 入 R、 S 的波形图,画出输出 Q、 的波形图(不考虑门电路的延迟时间) 。 (5 分)& &G

4、G1 2(a) (b)RR SSQQQ Q2、555 定时器构成的施密特触发器如图(a)所示,电压传输特性如图(b)所示,若已知电源电压是 UCC,根据输入电压 的波形画出对应输出电压 的波形。 (分)Iu1Ou得分五组合逻辑电路分析(10 分)试分析下图所示组合逻辑电路,写出输出函数 Y 的表达式,并说明其逻辑功能。六组合逻辑电路设计(10 分)用最少的与非门设计一个三人表决电路,结果按“少数服从多数”的原则决定。 (写出设计过程,画出电路图)得分得分&YBA七集成组合电路设计(10 分)试用译码器 74138(如下图所示)和必要门电路(自选添加)实现逻辑函数 ,写出设计过程,ACBL并完成

5、电路图。八时序逻辑电路分析(15 分)如图所示,试分析该时序逻辑电路,写出驱动方程及状态方程,并列出状态转换表,画出状态转换图,说明电路的逻辑功能及能否自启动。得分得分九集成时序电路分析(15 分)由十六进制集成加法计数器 74161 和与非门组成的时序电路,如图所示。试说明该电路采用的设计方法(反馈 清零还是反馈置数;同步还是异步) ,实现的逻辑功能,并画出状态转换图。得分一 填空题(每小题 2 分,共 10 分)1、19 ; 2、或非; 3、4; 4、2; 5、4。二单项选择题(每小题 2 分,共 10 分)1、C; 2、C; 3、C; 4、A; 5、B。三逻辑函数化简题(每小题 5 分,

6、共 10 分)1、 (5 分,中间步骤酌情给分)ABCDACDDBL )()(2、 (1).卡诺图(3 分)(2).表达式(2 分) ABDCL四分析作图题(每小题 5 分,共 10 分)1、图中虚线所示为考虑门电路的延迟时间的情况。 摰摰摰摰摰2、1265VCC RDO555 3Ov7vvI2I1vIC8 412IvCCV VCC2RttvIOv 123 CCVCC1V3(a)电 路 图 (b)波 形 图v五组合逻辑电路分析(10 分)表达式: ; 逻辑功能:异或。BAY六组合逻辑电路设计(10 分)(分) CBCAL(分) 七常用集成组合电路设计(10 分)=m3+m5+m6+m7 =ABCBCAL 7653逻辑图如图所示。八时序逻辑电路分析(15 分) (中间步骤酌情给分)状态转换图 110011 101 001010100000111Q2Q1Q0电路功能 进制计数器 能自启动九集成时序电路分析(15 分) (中间步骤酌情给分)设计方法:异步清零法。实现功能:6 进制计数器状态转换图

展开阅读全文
相关资源
相关搜索
资源标签

当前位置:首页 > 生活休闲资料库 > 生活指南

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。