长沙理工 计算机组成原理试卷2.doc

上传人:11****ws 文档编号:4221144 上传时间:2019-10-05 格式:DOC 页数:5 大小:75.50KB
下载 相关 举报
长沙理工 计算机组成原理试卷2.doc_第1页
第1页 / 共5页
长沙理工 计算机组成原理试卷2.doc_第2页
第2页 / 共5页
长沙理工 计算机组成原理试卷2.doc_第3页
第3页 / 共5页
长沙理工 计算机组成原理试卷2.doc_第4页
第4页 / 共5页
长沙理工 计算机组成原理试卷2.doc_第5页
第5页 / 共5页
亲,该文档总共5页,全部预览完了,如果喜欢就下载吧!
资源描述

1、一、选择题 1. 至今为止,计算机中的所有信息以二进制方式表示的理由是_。 A. 电路简单 B. 工作可靠 C. 逻辑性强 D. 以上都是 2. 汉字的编码_。 A. 在内存中占用一个字节 B. 其输入使用西文标准键盘 C. 字模编码则用于显示和打印输出 D. 输入和存储使用同一套编码 3. 下列数中最大的数是_。 A. (10010101)2 B. (227)8 C. (96)16 D. (143)10 4. 在定点运算器中,无论采用双符号位还是单符号位,必须有_,它一 般用_来实现。 A. 译码电路,与非门 B. 编码电路,或非门 C. 溢出判断电路,异或门 D. 移位电路,与或非门 5.

2、 在定点二进制运算器中,减法运算一般通过_ 来实现。 A原码运算的二进制减法器 B补码运算的二进制减法器 C补码运算的十进制加法器 D补码运算的二进制加法器 6. 以下描述中正确的是_。 A. 浮点运算器可用阶码部件和尾数部件来实现。 B. 阶码部件可实现加,减,乘,除四种运算。 C. 阶码部件只进行阶码相加,相减和比较操作。 D. 尾数部件只进行乘法和除法运算。 7. 下列关于 DMA 的说法正确的是_。 A.依靠程序完成数据传送 B.有处理异常事件的能力 C. 可在指令周期的任意时刻发生 D. DMA 的优先级高于中断方式 8. 以下四种类型的半导体存储器中,若以传输同样多的字为比较条件,

3、则读 出数据传输率最高的是_。 A. DRAM B. SRAM C. 闪速存储器 D. EPROM 9. 一张 CDROM 光盘的存储容量可达_MB,相当于_多张 1.44MB 的 3.5 英寸软盘。 A.400, 600 B. 600, 400 C. 200, 400 D. 400, 200 10. 程序控制类指令的功能是_。 A. 进行算术运算和逻辑运算 B. 进行主存于 CPU 之间的数据传送 C. 进行 CPU 和 I/O 设备之间的数据传送 D. 改变程序执行的顺序 二填空题 1冯.诺依曼计算机由 A._,B._,C._,输入/输出设备五 大部分组成。 2.存储器的技术指标有 A_、

4、B_、C_和存储器带宽。 3.CPU 中,保存当前正在执行的指令的寄存器为 A_,保存当前正在执 行的指令的地址的寄存器为 B_,保存 CPU 访存地址的寄存器为 C_。 4.硬布线控制器的设计方法是:先设计 A_流程图,再利用 B_写 出综合逻辑表达式,然后用 C_等逻辑电路实现。 5.指令格式是指指令用 A_表示的形式,通常由 B_字段和 C_字段组成。 6.变形补码判断溢出的条件是 。 7确定计算机指令系统应满足的基本要求是 、 和规整 性。 8. 半导体 SRAM 靠 A_存贮信息,半导体 DRAM 则是靠 B_存贮信 息。 三、判断题 1. CPU 中通常都设置有若干寄存器,这些寄存

5、器与主存统一编址,访问这 些寄存器的指令格式与访问存储器是相同的。 2. Cache 的功能全由软件和硬件共同实现。 3. 内存地址寄存器用来指示从内存中取出的数据。 4. 不设置浮点运算指令的计算机,也用于科学计算。 5. 兼容机之间的指令系统是相同的,硬件的实现方法也相同。 6. 在 CPU 中,译码器主要用在运算器中挑选多路输入数据中的某一路数据 送到 ALU。 7. 扩展操作码是一种优化技术,它使操作码的长度随地址码的减少而增加, 不同地址的指令可以具有不同长度的操作码。 8. 与微程序控制器相比,组合逻辑控制器的速度较慢。 9. 外存比内存的存储容量大,存取速度慢。 10.程序计数器

6、 PC 用来指示从内存中取指令。 四、使用 32 位数码寄存器(一位符号位)能表示二进制定点整数的数值范围是 多大?(分原码、反码、补码和移码) 五应用题 1、某机采用微程序控制器设计,已知每一条机器指令的执行过程均可分解成 4 条微指令组成的微程序,该机指令系统采用 6 位定长操作码格式,控 制寄存器至少应能容纳多少条微指令?如何确定机器指令操作码与该指 令微程序的起始地址的对应关系,请给出具体方案。 2. 用 16K16 位的 SRAM 芯片构成 64K32 位的存储器。要求画出 CPU 与各 存储器芯片的连接图。 六、简答题 1. 简述 Cache 层次和虚拟存储器层次的区别。 2. 简

7、述完成一次中断的处理步骤,或画出流程图。 七、应用题 设某计算机采用直接地址映像 Cache,已知主存容量为 4MB,Cache 容量为 4096B,字块长度为 8 个字(32 位/字) 。 (1)给出 Cache 和主存的地址格式; (2)若 CPU 依次从主存单元 0,1,99 和 4096,4097,4195 交替取 指令,循环执行 10 次,命中率为多少?(分别从主存一次读出一个字和主存一 次读出一个字块两方面讨论) 参考答案 一、选择题 1. D 2.B,C 3. B 4. C 5. D 6. A,C 7. D 8. B 9. B 10. D 二、填空题 1. A.运算器 B.存储器

8、 C.控制器 2. A存储容量 B存取时间 C存储周期 3. A指令寄存器 IR B程序计数器 PC C内存地址寄存器 AR 4. A指令周期 B布尔代数 C门电路和触发器 5. A. 二进制代码 B.操作码 C.地址码 6. 结果的两符号位不同 7完备性、有效性 8. A触发器 B栅极电容 三、1.错 2.错 3.错 4.对 5.错 6.错 7.对 8.错 9.对 10.对 四、解:注意原码反码表示的带符号数据比补码移码表示的数据要少一个。 用原码、反码进行数据表示时,范围为-(2 31-1)231-1。 用补码、移码进行数据表示时,范围为-2 31231-1。 五、应用题 1. 采用 6

9、位定长操作码可表示 2464 条指令,控存至少应能容纳 644256 条微指令。 微指令后继地址由微指令的 SCF 字段产生,若由 SCF 字段直接给出,SCF 字段至少需 8 位,才能将全部 256 条微指令统一编码,这种方法所需控存容量 较大,微指令地址码长。或者可采用顺序转移方法产生后继微地址,需增加 PC 寄存器,用于指明下一条微指令的微地址,通过改变 PC 的值达到转移 目的。或者采用断定方法产生后继微地址,需增加测试字段,以实现转移。 2. 所需芯片总数(64K32)(16K16)= 8 片 因此存储器可分为 4 个模 块,每个模块 16K32 位,各模块通过 A15、A14 进行

10、 2:4 译码 六、 1、两者的区别体现在三方面:Cache 存储器在物理上是存在的,其管理由 硬件完成,解决的是 CPU 与主存间的速度不匹配问题;虚拟存储器在物理上是 不存在的,是把外存储器当作主存来使用,其管理是由软件和硬件共同完成的, 解决的是主存容量不足的问题。 2、中断处理过程包括:保护现场、寻址中断服务程序入口地址、执行中 断服务程序、恢复现场、返回原程序。 七、 解:(1) Cache 容量为 4096B,4096B=4KB=2 12B,所以 Cache 的地址为 12 位;块 的大小为 8432 字节,所以块内地址为 5 位,块地址为 7 位。Cache 地址格式 为 主存容

11、量为 4MB,4MB=2 22B,所以主存地址为 22 位;块大小为 32 字节,所以块内地 址为 5 位,块地址为 7 位,块标记为 10 位。主存地址格式为: (2) 命中率讨论如下: 若主存一次读出一个字,即主存为顺序存储器,从 0 到 99 和从 4096 到 4195 的各字是被映像到同一字上。每次从 4096 到 4195 指令取完之后,从 0 到 99 主存单元取指令时,Cache 里的原有内容都要被替换,反之亦然。所以命中 率为 0。 若主存一次读出一个字块,即主存为八体交叉存储器,主存单元从 0 到 7 和从 4096 到 4103 是被映像到同一块上的(即第 0 块) 。同理,8 到 15 和 4104 块地址 块内地址 11 5 4 0 块标记 块地址 块内地址 21 12 11 5 4 0 到 4111 也是被映像到同一块上的,依此类推。所以命中率的情况是:每次取主 存单元一块的第一个单元都不命中,但当字块调入 Cache 后,其他 7 个单元能 命中,所以命中率是 (8-1)/8=87.5。

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 重点行业资料库 > 医药卫生

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。